
計(jì)算機(jī)硬件系統(tǒng)設(shè)計(jì)培訓(xùn)
1、課程導(dǎo)學(xué)與實(shí)驗(yàn)環(huán)境
1.0 《計(jì)算機(jī)硬件系統(tǒng)設(shè)計(jì)》課程導(dǎo)學(xué)
1.1 一小時(shí)玩轉(zhuǎn)Logisim
1.2 Logisim中的延遲與險(xiǎn)象
1.3 Logisim中的震蕩現(xiàn)象
1.4 Logisim常用組件庫(kù)【線路庫(kù)看看即可,其它用啥學(xué)啥】
1.5 Logisim新手實(shí)驗(yàn)(★必做實(shí)驗(yàn)★)
1.6 Logisim作品秀《五級(jí)流水CPU+操作系統(tǒng)+應(yīng)用程序》
1.7 Educoder在線測(cè)試
實(shí)驗(yàn)工具知識(shí)測(cè)試
2 數(shù)字邏輯基礎(chǔ)實(shí)驗(yàn) (數(shù)字邏輯)
2.1 組合邏輯電路設(shè)計(jì)
2.2 同步時(shí)序電路設(shè)計(jì)
2.3 小型數(shù)字系統(tǒng)設(shè)計(jì)
數(shù)字邏輯知識(shí)測(cè)試
3 數(shù)據(jù)表示實(shí)驗(yàn) (組成原理)
3.1 漢字編碼實(shí)驗(yàn)
3.2 奇偶校驗(yàn)應(yīng)用實(shí)驗(yàn) RAID控制器(建設(shè)中)
3.3 海明編碼設(shè)計(jì)實(shí)驗(yàn)
3.4 CRC編碼設(shè)計(jì)實(shí)驗(yàn)
3.5 編碼流水傳輸實(shí)驗(yàn)
數(shù)據(jù)表示單元測(cè)驗(yàn)
4 運(yùn)算器設(shè)計(jì)
4.1 運(yùn)算器實(shí)驗(yàn)基本框架
4.2 快速加法器實(shí)驗(yàn)
4.3 32位ALU設(shè)計(jì)實(shí)驗(yàn)
4.4 陣列乘法器以及乘法流水線設(shè)計(jì)
4.5 原碼一位乘法器設(shè)計(jì)
4.6 補(bǔ)碼一位乘法器設(shè)計(jì)
運(yùn)算器單元測(cè)試
5 存儲(chǔ)系統(tǒng)設(shè)計(jì)
5.1 存儲(chǔ)系統(tǒng)實(shí)驗(yàn)框架
5.2 漢字字庫(kù)存儲(chǔ)擴(kuò)展實(shí)驗(yàn)
5.3 MIPS RAM設(shè)計(jì)
5.4 MIPS寄存器文件設(shè)計(jì)
5.5 Cache映射機(jī)制與邏輯實(shí)現(xiàn)
5.6 硬件cache機(jī)制設(shè)計(jì)設(shè)計(jì)實(shí)驗(yàn)
存儲(chǔ)系統(tǒng)單元測(cè)試
6 MIPS CPU設(shè)計(jì)
6.1 單周期MIPS架構(gòu)
6.2 多周期MIPS架構(gòu)
6.3 單周期MIPS CPU設(shè)計(jì)(8條指令)
6.4 多周期MIPS CPU微程序控制器設(shè)計(jì)
6.5 多周期MIPS CPU硬布線控制器設(shè)計(jì)
6.6 單周期MIPS CPU設(shè)計(jì)(24條指令)
6.7 MIPS中斷處理機(jī)制
CPU設(shè)計(jì)單元測(cè)試
7. MIPS指令流水線設(shè)計(jì)(系統(tǒng)結(jié)構(gòu))
7.1 指令流水線基本概念
7.2 理想指令流水線設(shè)計(jì)
7.3 流水線分支相關(guān)處理
7.4 流水線數(shù)據(jù)相關(guān)處理
7.5 流水線高級(jí)調(diào)試技巧
7.6 流水線重定向處理
8.單總線MIPS CPU設(shè)計(jì)
8.1 單總線MIPS CPU數(shù)據(jù)通路
8.2 單總線MIPS CPU三級(jí)時(shí)序硬布線控制器原理
8.3 單總線MIPS CPU現(xiàn)代時(shí)序硬布線控制器原理
8.4 單總線MIPS CPU微程序控制器原理
8.5 單總線MIPS CPU三級(jí)時(shí)序控制器實(shí)驗(yàn)
8.6 單總線MIPS CPU現(xiàn)代時(shí)序控制器實(shí)驗(yàn)